Browsing by Author "Клименко, В. А."
Now showing 1 - 4 of 4
- Results Per Page
- Sort Options
Item Апаратна реалізація циклів програмованих конфігурованих процесорів(Видавництво Національного університету "Львівська політехніка", 2007) Мельник, А. О.; Сало, А. М.; Клименко, В. А.Проаналізовано виконання циклів у конвеєрі команд процесора. З метою підвищення продуктивності пропонується використовувати апаратні цикли. Розглянуто існуючі реалізації апаратних циклів та сигнальних процесорів з підтримкою апаратних циклів. Наведена реалізація блока апаратних циклів з підтримкою вкладених циклів.Item Опрацювання статичних масивів в архітектурі на основі пам’яті з впорядкованим доступом(Видавництво Національного університету "Львівська політехніка", 2008) Клименко, В. А.Наведено алгоритм оптимізації компілятором статичних масивів в архітектурі на основі пам’яті з впорядкованим доступом. Наведено результати виконання оптимізації компілятором. Algorithm of static array optimization by compiler in the architecture with the distributed register file with time access is described in this article. Results of the compiler’s optimization are shown.Item Перетворення тіла внутрішнього циклу у векторну інструкцію для конфігурованої системи(Видавництво Львівської політехніки, 2011) Клименко, В. А.Розглянуто новий підхід до побудови векторних інструкцій. Визначено основні недоліки та переваги використання векторних інструкцій для підвищення продуктивності виконання програми. Запропоновано використання спеціальної векторної інструкції для конфігурованої системи. Визначено основні обмеження застосування цього підходу. Наведено алгоритм перетворення внутрішнього тіла циклу в спеціалізовану векторну інструкцію. A new approach to create vector instruction was investigated in this paper. Advantages and disadvantages of vector instruction using for program acceleration were considered. Using special vector instruction for configurable computer system was proposed. All constrains for transformation loop body in special vector instruction were defined. Algorithm for transformation inner loop body in special vector instruction was introduced in this paper.Item Реалізація програмних спеціалізованих процесорів у реконфігуровних прискорювачах універсальних компютерів(Національний університет "Львівська політехніка", 2009) Мельник, А. О.; Сало, А. М.; Клименко, В. А.; Цигилик, Л. О.; Юрчук, А.В.Розглянуто історію появи прискорювачів універсальних комп’ютерів. Подано вимоги до реконфігурованого прискорювача щодо приймання, опрацювання та передавання даних. Представлено модель спеціалізованого процесора та показано методи оптимізації архітектури цієї моделі під об’єм ПЛІС. Визначено основні вимоги щодо оптимізації архітектури апаратних ресурсів ПЛІС. Розглянуто етапи проектування прискорювачів універсальних комп’ютерів за допомогою САПР ХАМЕЛЕОН. In this article the requirements to the reconfigurable accelerator in relation to data reception, processing and data transfer are given. The model of the specialized processor is presented and the architecture optimization methods of this model in accordance to the FPGA capacity are described. The basic requirements concerning architecture optimization of FPGA hardware resources are defined.