Browsing by Author "Тарасенко, В. П."
Now showing 1 - 3 of 3
- Results Per Page
- Sort Options
Item Soft-процесорний пристрій на базі сучасних ПЛІС для реалізації алгоритму адаптивного порівняння інформаційних об’єктів(Видавництво Львівської політехніки, 2011) Клятченко, Я. М.; Тарасенко, В. П.; Тарасенко-Клятченко, О. В.; Тесленко, О. К.Запропоновано для розгляду підходи до створення спеціалізованої системи з використанням особливостей sоft-процесорних блоків на базі сучасних серій ПЛІС для реалізацїі алгоритму швидкісного адаптивного порівняння інформаційних об'єктів. Thе аpprоасhеs fоr соnsіdеrаtіоn аrе prоpоsеd fоr PLD-bаsеd spесіаlіzеd systеm wіth SОFT-prосеssоr сrеаtіng fоr thе іmplеmеntаtіоn аn аlgоrіthm оf hіgh-spееd аdаptіvе соmpаrіsоn оf іnfоrmаtіоn оbjесts.Item Самореконфігуровні комп’ютерні засоби(Видавництво Львівської політехніки, 2016) Воробець, Г. І.; Тарасенко, В. П.; Чернівецький національний університет імені Юрія Федьковича; Національний технічний університет України «Київський політехнічний інститут»Запропоновано концептуальну модель опису, аналізу і синтезу кіберфізичних систем та вбудованих комп’ютерних засобів у таких системах як складної динамічної системи реального часу, що функціонує у фазовому просторі зі змінною вимірністю в умовах невизначеності. Обгрунтовано класифікаційні особливості та можливість застосування самореконфігуровних комп’ютерних засобів для інтелектуальної самоорганізації таких кіберфізичних систем. A conceptual model description, analysis and synthesis of cyber-physical systems and embedded computer means in such systems as complex dynamic real-time systems, operating in phase space with variable dimension under uncertainty are proposed. Grounded classification features and possibility of self-reconfigurable computer tools for intellectual self-organization of cyber-physical systems.Item Частково-груповий перенос суматорів у скінченному полі GF(P)(Видавництво Львівської політехніки, 2013) Тарасенко, В. П.; Тесленко, О. К; Роговенко, А. І.Запропоновані та проаналізовані варіанти реалізації методу частково-групового переносу у суматорах за змінним модулем на регулярній логічній мережі лінійної склад- ності. Визначені нижні оцінки затримок сигналів переносу та верхні оцінки витрат. The variants of realization of modular adders on the basis of method of partly-block carry are offered and analysed. Modular adders are realized on basis to the regular logical network of linear complexity. The lower bound estimations of delays of carry signals and the upper-bound estimations of hardware resources are determined.