Синтез цифровых систем ФАПЧ из условия уменьшения динамической ошибки

dc.contributor.authorАндреев, А. И.
dc.contributor.authorБрода, Г. А.
dc.contributor.authorКозаренко, И. А.
dc.date.accessioned2013-06-11T09:41:23Z
dc.date.available2013-06-11T09:41:23Z
dc.date.issued2011
dc.description.abstractThe digital systems of phase-locked loop (PLL), which allow increase order of astatism are proposed. The mathematical models of closed and combined systems of PLL are developed. The discrete transfer functions by error are obtained.uk_UA
dc.identifier.citationАндреев А. И. Синтез цифровых систем ФАПЧ из условия уменьшения динамической ошибки / А. И. Андреев, Г. А. Брода, И. А. Козаренко // Автоматика / Automatics – 2011 : матеріали XVIII Міжнародної конференції з автоматичного управління, 28–30 вересня 2011 року, Львів / Національна академія наук України [та інші]. – Львів : Видавництво Львівської політехніки, 2011. – С. 189. – Библиография: 2 названия.uk_UA
dc.identifier.urihttps://ena.lpnu.ua/handle/ntb/19609
dc.language.isoruuk_UA
dc.publisherВидавництво Львівської політехнікиuk_UA
dc.subjectdigital phase-locked loopuk_UA
dc.subjectcloseduk_UA
dc.subjectcombined systemsuk_UA
dc.subjectorder of astatismuk_UA
dc.titleСинтез цифровых систем ФАПЧ из условия уменьшения динамической ошибкиuk_UA
dc.typeArticleuk_UA

Files

Original bundle

Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
98-Todortsev-189.pdf
Size:
215.36 KB
Format:
Adobe Portable Document Format

License bundle

Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
license.txt
Size:
2.06 KB
Format:
Item-specific license agreed upon to submission
Description: