Особливості організації пакета програм для ієрархічної кластеризації схем
dc.citation.epage | 144 | |
dc.citation.issue | 440 : Радіоелектроніка та телекомунікації | |
dc.citation.journalTitle | Вісник Національного університету “Львівська політехніка” | |
dc.citation.spage | 139 | |
dc.contributor.affiliation | Національний університет “Львівська політехніка” | |
dc.contributor.author | Базилевич, Р. П. | |
dc.contributor.author | Подольський, І. В. | |
dc.coverage.placename | Львів | |
dc.coverage.placename | Lviv | |
dc.date.accessioned | 2020-03-26T10:56:42Z | |
dc.date.available | 2020-03-26T10:56:42Z | |
dc.date.created | 2001-03-27 | |
dc.date.issued | 2001-03-27 | |
dc.description.abstract | Розглянуто швидкодіючу реалізацію алгоритму ієрархічної кластеризації схем надвеликих розмірностей» Запропоновано ефективні структури даних та програмну реалізацію з оптимальним використанням обчислювальних ресурсів та ресурсів пам’яті. | |
dc.description.abstract | The high-speed implementation of the algorithm of hierarchical clustering for very large-scale circuits is considered in this issue. It proposes effective data structures and program implementation with optimal utilization of computation resources and storage budgets. | |
dc.format.extent | 139-144 | |
dc.format.pages | 6 | |
dc.identifier.citation | Базилевич Р. П. Особливості організації пакета програм для ієрархічної кластеризації схем / Р. П. Базилевич, І. В. Подольський // Вісник Національного університету “Львівська політехніка”. — Львів : Видавництво Національного університету “Львівська політехніка”, 2002. — № 440 : Радіоелектроніка та телекомунікації. — С. 139–144. | |
dc.identifier.citationen | Bazilevich R. P. Osoblyvosti orhanizatsii paketa prohram dlia iierarkhichnoi klasteryzatsii skhem / R. P. Bazylevych, I. V. Podolskyi // Visnyk Natsionalnoho universytetu "Lvivska politekhnika". — Lviv : Vydavnytstvo Natsionalnoho universytetu "Lvivska politekhnika", 2002. — No 440 : Radioelektronika ta telekomunikatsii. — P. 139–144. | |
dc.identifier.uri | https://ena.lpnu.ua/handle/ntb/47875 | |
dc.language.iso | uk | |
dc.publisher | Видавництво Національного університету “Львівська політехніка” | |
dc.relation.ispartof | Вісник Національного університету “Львівська політехніка”, 440 : Радіоелектроніка та телекомунікації, 2002 | |
dc.relation.references | 1. Базилевич Р.П. Декомпозиционные и топологические методы автоматизированного конструирования электронных устройств. - Львов, 1981. - 168 с. | |
dc.relation.references | 2. Bazylevych R.P., Melnyk R.A., Rybak O.G., Circuit Partitioning for FRPGAs by the Optimal Circuit Rediction Method // VLSI DESIGN, 2000, Vol. 11, № 3, pp. 237-248. | |
dc.relation.references | 3. Charles J. Alpert, The ISPD98 Circuit Benchmark Suite. ISPD98 Monterey CA USA, 1998. | |
dc.relation.references | 4. The ISPD98 Home Page, http://vlsicad.cs.ucla.edu/~cheese/ispd98.html | |
dc.relation.referencesen | 1. Bazilevich R.P. Dekompozitsionnye i topolohicheskie metody avtomatizirovannoho konstruirovaniia elektronnykh ustroistv, Lvov, 1981, 168 p. | |
dc.relation.referencesen | 2. Bazylevych R.P., Melnyk R.A., Rybak O.G., Circuit Partitioning for FRPGAs by the Optimal Circuit Rediction Method, VLSI DESIGN, 2000, Vol. 11, No 3, pp. 237-248. | |
dc.relation.referencesen | 3. Charles J. Alpert, The ISPD98 Circuit Benchmark Suite. ISPD98 Monterey CA USA, 1998. | |
dc.relation.referencesen | 4. The ISPD98 Home Page, http://vlsicad.cs.ucla.edu/~cheese/ispd98.html | |
dc.relation.uri | http://vlsicad.cs.ucla.edu/~cheese/ispd98.html | |
dc.rights.holder | © Національний університет “Львівська політехніка”, 2002 | |
dc.rights.holder | © Базилевич Р. П., Подольський І. В., 2002 | |
dc.subject.udc | 621.382 | |
dc.title | Особливості організації пакета програм для ієрархічної кластеризації схем | |
dc.type | Article |
Files
License bundle
1 - 1 of 1