A hardware implementation of neural circuit of maximal/minimal value discrete-time signal identification

dc.contributor.authorTymoshchuk, P.
dc.contributor.authorShatnyi, S.
dc.date.accessioned2016-02-24T15:56:29Z
dc.date.available2016-02-24T15:56:29Z
dc.date.issued2015
dc.description.abstractПодано апаратну реалізацію на основі програмованої користувачем вентильної матриці (ПКВМ) нейронної схеми, призначеної для ідентифікації К максимальних за значенями серед N невідомих дискретизованих сигналів, де 1≤ K < N . Схема має низьку обчислювальну складність і складність схемотехнічної реалізації, високу швидкість опрацювання сигналів, здатністю обробляти сигнали з довільного скінченного діапазону, властивість збереження впорядкованості сигналів, а також відсутність потреби скидання і необхідної для цього схеми, що додатково підвищує швидкість опрацювання сигналів. Описано апаратну реалізацію схеми на основі ПКВМ. Пояснено структуру ПКВМ, а також її VHDL кодування. Наведено приклад моделювання, який демонструє ефективність схеми. A hardware implementation in FPGA based reconfigurable computing architecture of discrete-time neural circuit that is capable of identifying the K largest/smallest of any unknown finite value N distinct inputs, where 1 ≤ K < N is presented. The circuit has low computational and hardware implementation complexity, high speed of signal processing, it is capable to process signals of any finite range, possesses signal order preserving property and does not require resetting and corresponding supervisory circuit that increases a speed of signal processing. The hardware implementation based on the results of mathematical modeling KWTA Neural Network with the FPGA-based reconfigurable computing architecture has been described. The issues of using hardware blocks combining VHDL coding have been discussed. Simulation example demonstrating the circuit performance is presented.uk_UA
dc.identifier.citationTymoshchuk P. A hardware implementation of neural circuit of maximal/minimal value discrete-time signal identification / P. Tymoshchuk, S. Shatnyi // Вісник Національного університету "Львівська політехніка". Серія: Комп’ютерні системи проектування теорія і практика : збірник наукових праць. – 2015. – № 828. – С. 27–34. – Bibliography: 33 titles.uk_UA
dc.identifier.urihttps://ena.lpnu.ua/handle/ntb/31387
dc.language.isoenuk_UA
dc.publisherВидавництво Львівської політехнікиuk_UA
dc.subjectнейронна схема опрацювання дискретизованих сигналівuk_UA
dc.subjectреконфігурована обчислювальна архітектураuk_UA
dc.subjectмова опису апаратного забезпеченняuk_UA
dc.subjectВІС-технологіяuk_UA
dc.subjectdiscrete-time neural circuituk_UA
dc.subjectK -winners-take-all propertyuk_UA
dc.subjectFPGA hardware implementationuk_UA
dc.subjectreconfigurable computing architectureuk_UA
dc.subjecthardware description languageuk_UA
dc.subjectVLSI technologyuk_UA
dc.titleA hardware implementation of neural circuit of maximal/minimal value discrete-time signal identificationuk_UA
dc.typeArticleuk_UA

Files

Original bundle

Now showing 1 - 1 of 1
Thumbnail Image
Name:
06-27-34.pdf
Size:
253.87 KB
Format:
Adobe Portable Document Format

License bundle

Now showing 1 - 1 of 1
No Thumbnail Available
Name:
license.txt
Size:
1.71 KB
Format:
Item-specific license agreed upon to submission
Description: