Комп'ютерні системи та мережі. – 2013. – №773

Permanent URI for this collectionhttps://ena.lpnu.ua/handle/ntb/24408

Вісник Національного університету "Львівська політехніка"

У Віснику надруковані статті, що відбивають результати досліджень з актуальних питань комп’ютерних систем, мереж та інформаційних технологій, виконаних науковцями Національного університету “Львівська політехніка”, вченими інших регіонів України в галузі теорії та розробки обчислювальних систем загального та спеціалізованого призначення, комп’ютерних засобів розв’язування задач цифрової обробки сигналів, комп’ютерних мереж, автоматизованого проектування та керування. Для наукових працівників, викладачів вищих навчальних закладів, інженерів, що спеціалізуються у галузі обчислювальних систем, мереж, комп’ютерних засобів розв’язання задач цифрової обробки сигналів, автоматизованого проектування та керування, а також докторантів, аспірантів та студентів старших курсів відповідних спеціальностей.

Вісник Національного університету «Львівська політехніка» : [збірник наукових праць] / Міністерство освіти і науки України, Національний університет «Львівська політехніка». – Львів : Видавництво Львівської політехніки, 2013. – № 773 : Комп’ютерні системи та мережі / відповідальний редактор А. О. Мельник. – 180 с. : іл.

Browse

Search Results

Now showing 1 - 2 of 2
  • Thumbnail Image
    Item
    Модель системи збору наукової інформації супутника "Іоносат-мікро"
    (Видавництво Львівської політехніки, 2013) Глухов, В. С.; Лукенюк, А. А.; Шендерук, С. Г.
    Розглянуто особливості ПЛІС системи збору наукової інформації (СЗНІ) супутника “Іоносат-мікро”. Перше покоління ПЛІС СЗНІ було розроблено для супутника “Січ-2”. Після аналізу результатів експлуатації СЗНІ були встановлені нові вимоги до наступ- ного покоління ПЛІС, набір виконуваних функцій був розширений, були розроблені нові моделі ПЛІС та модельні стенди і набори тестів для відлагодження окремих ПЛІС та СЗНІ загалом. До набору ПЛІС входять ПЛІС центрального блока СЗНІ, комплект ПЛІС периферійних модулів та ПЛІС контрольно-перевіркової апаратури. Модельний стенд дає змогу перевірити обмін даними каналами SciWay (зокрема і його компонентом – каналом CAN), послідовними каналами типу RS та радіоканалом. Також моделюється обмін даними з малогабаритною астро-вимірювальною системою (МАВС), яка забезпе- чує високоточну орієнтацію супутника, моделюється робота модулів з динамічною пам’яттю та робота під дією різноманітних завад. The features of FPGA set for IonoSat-Micro spacecraft onboard scientific data collection systems (SDCS) are described. The first generation of SDCS FPGAs was developed for use in satellite “Sich-2”. After “Sich-2” SDCS operation results analyzing new requirements were determined for second generation of FPGAs, its functionality was expanded, their models were developed, testbench and complex test for entire set of developed SDCS FPGAs was created. The FPGA set includes SDCS central unit FPGA, peripherals FPGAs, control and test equipment FPGA. Testbench provides simulation of data exchanges by SciWay and CAN channels, by serial links such as RS and via radio. Also data transmission with compact astromeasuremen system “MAVS” designed for high-precision spacecraft orientation, with dynamic memory and transmissions under different interferences were simulated.
  • Thumbnail Image
    Item
    Результати оцінювання структурної складності помножувачів елементів полів Галуа
    (Національний університет “Львівська політехніка”, 2013) Глухов, В. С.; Глухова, О. В.
    Розглядаються результати оцінювання структурної складності помножувачів елементів двійкових полів Галуа. Елементи поля представлено у нормальному базисі типу 2. Порядок поля сягає 998. Апаратна складність дає змогу реалізувати помножувачі на ПЛІС. Але велика структурна складність унеможливлює це зробити. У роботі структурна складність вираховується як загальна довжина внутрішніх зв’язків помножувачів. Для конкретних помножувачів визначена їхня структурна складність. Для окремих ПЛІС визначений показник складності, заякогоімплементаціястаєвженеможливою. In the article the results of the evaluation of the structural complexity of multiplier of elements of binary Galois fields . Elements of the field are represented in normal basis of type 2 . The order of the field reaches 998. The hardware complexity allows implement them on the FPGA. But great structural complexity can not do it. In this paper, structural complexity is calculated as the total length of the internal connections inside multipliers. Created cores hardware complexity allows their implementation in FPGA. Structural complexity for some multipliers is determined. Indices of structural complexity for which implementation becomes impossible where determined for some FPGA.