Комп'ютерні системи та мережі

Permanent URI for this communityhttps://ena.lpnu.ua/handle/ntb/2141

Browse

Search Results

Now showing 1 - 2 of 2
  • Thumbnail Image
    Item
    Удосконалення структур багаторозрядних перемножувальних пристроїв у різних теоретико-числових базисах
    (Видавництво Львівської політехніки, 2021-06-06) Возна, Н. Я.; Давлетова, А. Я.; Николайчук, Я. М.; Грига, В. М.; Vozna, N.; Davletova, A.; Nykolaychuk, Y.; Gryga, V.; Західноукраїнський національний університет; Прикарпатський національний університет ім. В. Стефаника; Western Ukrainian National University; V. Stefanyk Precarpathian National University
    Запропоновано методи удосконалення структур багаторозрядних перемножувачів, які характеризуються підвищеною швидкодією, зменшеною структурною складністю пристрою та зниженою структурною складністю входо-виходів залежно від розрядності перемножувачів (512–2048 біт) відповідно у 1024–4096 разів, порівняно із відомими перемножувачами на основі класичних однорозрядних повних суматорів. Запропоновано оптимізацію структур багаторозрядних перемножувачів. Наведено порівняльні оцінки структурної, функціональної та відносної функціонально-структурної складностей їхніх схемотехнічних реалізацій. Застосування оптимізованих схемотехнічних рішень перемножувачів дає змогу істотно покращити системні характеристики складних обчислювальних пристроїв із великою кількістю таких компонентів у кристалах мікроелектронних технологій.
  • Thumbnail Image
    Item
    Методи удосконалення структур швидкодіючих однорозрядних та багаторозрядних двійкових суматорів
    (Видавництво Львівської політехніки, 2019-03-01) Николайчук, Я. М.; Возна, Н. Я.; Давлетова, А. Я.; Nykolaichuk, Ya.; Vozna, N.; Davletova, A.; Тернопільський національний економічний університет; Ternopil National Economic University
    Запропоновано методи удосконалення структур швидкодіючих однорозрядних та багаторозрядних двійкових суматорів із гранично високою швидкодією та мінімальною апаратною складністю. Запропоновано спрощення структури логічного елемента “Виключаюче АБО” реалізацією на основі логічного елемента “Виключаюче І” та удосконалені структури однорозрядних неповних суматорів на основі логічного елемента “Виключаюче І”. Наведено порівняльне оцінювання структурної, функціональної та відносної функціонально-структурної складностей їх схемотехнічних реалізацій. Запропоновано структури повних однорозрядних суматорів із розширеними функціональними можливостями. Наведено оцінки структурних та функціональних характеристик схемотехнічних рішень таких однорозрядних суматорів. Запропоновано оптимізацію структури багаторозрядних комбінаційних суматорів. Досліджено багаторозрядні комбінаційні суматори пірамідального типу з однофазними та парафазними інформаційними зв’язками. Наведено порівняльні характеристики оцінок структурної складності комбінаційних суматорів залежно від розрядності вихідних кодів.