Вісники та науково-технічні збірники, журнали

Permanent URI for this communityhttps://ena.lpnu.ua/handle/ntb/12

Browse

Search Results

Now showing 1 - 6 of 6
  • Thumbnail Image
    Item
    Особливості криптографічних акселераторів у мікроконтролерах загального призначення
    (Видавництво Львівської політехніки, 2016) Совин, Я. Р.; Наконечний, Ю. М.; Стахів, М. Ю.
    Проаналізовано криптоакселератори у 8/16/32-бітових мікроконтролерах загального призначення з погляду швидкодії та функціональних можливостей. The article analyzes the cryptographic accelerator in 8/16/32-bit general purpose microcontrollers in terms of performance and functionality.
  • Thumbnail Image
    Item
    Аналіз математичної моделі двофазного керованого генератора в системі регулювання швидкістю обертання вала асинхронного двофазного двигуна
    (Видавництво Національного університету “Львівська політехніка”, 2003) Наконечний, М. В.; Наконечний, Ю. М.
    Розглянуто математичну модель двофазного керованого генератора в пристрої управління двофазним двигуном. The mathematical model of a two-phase controlled generator in two-phase engine control device is considered.
  • Thumbnail Image
    Item
    Способи керування асинхронним двофазним двигуном
    (Видавництво Національного університету “Львівська політехніка”, 2002) Наконечний, Ю. М.
    Розглянуто способи керування швидкістю асинхронних двофазних двигунів та виконано їх порівняльний аналіз. Methods of speed control of asynchronous two-phase engine and conduct of their comparative analysis.
  • Thumbnail Image
    Item
    Дослідження характеристик вбудованого генератора випадкових чисел мікроконтролерів родини STM32F4XX згідно з методикою NIST STS
    (Видавництво Львівської політехніки, 2013) Совин, Я. Р.; Наконечний, Ю. М.; Стахів, М. Ю.
    Проведено тестування вбудованого генератора випадкових чисел мікроконтро- лерів родини STM32F4XX з ядром ARM Cortex-M4F згідно з методикою NIST STS за різних значень тактової частоти. Показано, що за результатами тестів NIST STS ці генератори задовольняють вимоги, які ставляться до генераторів випадкових чисел у криптографічних додатках. Testing of microcontroller’s hardware random number generator of family STM32F4XX with the kernel ARM Cortex-M4F is conducted in obedience to the method of NIST STS at the different values of clock rate. It is shown that as a result of NIST STS tests these generators satisfy requirements which behave to the random number generators in cryptographic applications.
  • Thumbnail Image
    Item
    Тестування вбудованого генератора випадкових чисел мікроконтролерів родини STM32F4XX згідно з методикою NIST STS
    (Видавництво Львівської політехніки, 2012) Совин, Я. Р.; Наконечний, Ю. М.; Чінка, В. М.; Тишик, І. Я.
    Проведено тестування вбудованого генератора випадкових чисел мікроконтролерів родини STM32F4XX з ядром ARM Cortex-M4F згідно з методикою NIST STS. Показано, що за результатами тестів NIST STS ці генератори задовольняють вимоги, які ставляться до генераторів випадкових чисел у криптографічних додатках. Testing of hardware random number generator of microcontrollers STM32F4XX family with the kernel ARM Cortex-M4F is conducted in obedience to the method of NIST STS. It is shown that as a result of NIST STS tests these generators satisfy requirements which behave to the random number generators for cryptographic applications.
  • Thumbnail Image
    Item
    Особливості ідентифікації динамічних об’єктів за допомогою рекурентних нейронних мереж
    (Видавництво Національного університету “Львівська політехніка”, 2009) Наконечний, М. В.; Наконечний, Ю. М.
    Розглянуто особливості ідентифікації динамічних об’єктів за допомогою рекурентних нейронних мереж, архітектура яких відповідає поданню моделі об’єкта в просторі станів і нейронних мереж, які виконано на основі моделі нелінійної авторегресії з одним входом і одним виходом. In the articles considered of feature authentication dynamic objects by recurrent neuron networks, architecture of which answers presentation of model of object in space of problems and neuron networks which are executed on the basis of model of nonlinear autoregression with one entrance and one output.