Дослідження частотної характеристики програмно реалізованого пристрою ФАПЧ

dc.citation.epage9
dc.citation.issue874
dc.citation.journalTitleВісник Національного університету «Львівська політехніка». Серія: Радіоелектроніка та телекомунікації
dc.citation.spage3
dc.contributor.affiliationНаціональний університет “Львівська політехніка”
dc.contributor.affiliationкафедра теоретичної радіотехніки і радіовимірювань
dc.contributor.affiliationLviv Polytechnic National University
dc.contributor.affiliationDepartment of Theoretical Radio Engineering and Radio Measurement
dc.contributor.authorБондарєв, А. П.
dc.contributor.authorАлтунін, С. І.
dc.contributor.authorBondariev, A. P.
dc.contributor.authorAltunin, S. I.
dc.coverage.placenameЛьвів
dc.coverage.temporal2017-03-28
dc.date.accessioned2018-04-24T09:49:31Z
dc.date.available2018-04-24T09:49:31Z
dc.date.created2017-03-28
dc.date.issued2017-03-28
dc.description.abstractМетою цієї статті є опис експериментального вимірювання частотної характе- ристики (ЧХ) передавальної функції програмно реалізованого пристрою фазового автоматичного підстроювання частоти (ФАПЧ) за допомогою частотно-модульованих (ЧМ) сигналів. Наведено вираз для передавальної функції пристрою ФАПЧ. Пояснено метод вимірювання ЧХ передавальної функції. Побудовано графіки експериментально отриманих ЧХ для різних параметрів пристрою ФАПЧ. На основі порівняння теоре- тичних та експериментальних даних зроблено висновки про точність отриманих результатів та адекватність цієї методики вимірювання ЧХ.
dc.description.abstractThe goal of this paper is an experimental measurement of the frequency response of the software phase-locked loop (PLL) transfer function using frequency modulated signals. The article describes the block diagram of the PLL and its main components. The paper also presents formulas for the PLL transfer function, one of which is expressed through the parameters of the PLL components, and another is presented in normalized form. The measurement method of the frequency response of the PLL transfer function is explained and expression for its calculation is displayed. A block diagram of the PLL hardware part is presented in the paper as well. Moreover, the article depicts an algorithm of the PLL software part. Further in the article, the diagrams of experimentally obtained frequency response are built for various PLL parameters. These plots also contain theoretically calculated PLL frequency response. Comparison of theoretical and experimental data gives an opportunity to make the conclusion that mentioned measurement method provides a high-quality assessment of the PLL frequency response with sufficient accuracy.
dc.format.extent3-9
dc.format.pages7
dc.identifier.citationБондарєв А. П. Дослідження частотної характеристики програмно реалізованого пристрою ФАПЧ / А. П. Бондарєв, С. І. Алтунін // Вісник Національного університету «Львівська політехніка». Серія: Радіоелектроніка та телекомунікації, 2017-03-28. — Львів : Видавництво Львівської політехніки, 2017. — № 874. — С. 3–9.
dc.identifier.citationenBondariev A. P. Investigation of the frequency response characteristic of the software phase-locked loop / A. P. Bondariev, S. I. Altunin // Visnyk Natsionalnoho universytetu "Lvivska politekhnika". Serie: Radioelektronika ta telekomunikatsii, 2017-03-28. — Lviv : Vydavnytstvo Lvivskoi politekhniky, 2017. — No 874. — P. 3–9.
dc.identifier.urihttps://ena.lpnu.ua/handle/ntb/40776
dc.language.isouk
dc.publisherВидавництво Львівської політехніки
dc.relation.ispartofВісник Національного університету «Львівська політехніка». Серія: Радіоелектроніка та телекомунікації, 874, 2017
dc.relation.references1. Best R. E., Phase-locked loops: design, simulation, and applications (professional engineering) / Ronald E. Best. – New York: McGraw-Hill Companies Inc., 2003 – 436 c.
dc.relation.references2. Purkayastha B.B. A Digital Phase Locked Loop based Signal and Symbol Recovery System for Wireless Channel/ B.B. Purkayastha, K. K. Sarma. – New Delhi: Springer, 2015 – 254 с.
dc.relation.references3. STMicroelectronics “Reference manualSTM32F405xx/07xx, STM32F415xx/17xx, STM32F42xxx and STM32F43xxx advanced ARM-based 32-bit MCUs” [Електронний ресурс] / Режим доступу:http://www.st.com/content/ccc/resource/technical/ document/reference_manual/3d/6d/5a/66/b4/99/40/d4/DM00031020.pdf/files/DM00031020.pdf/jcr:content /translations/en.DM00031020.pdf.– Rev 10, 2015. – 1744 c.
dc.relation.references4. Бондарєв А.П. Програмно-апаратна реалізація цифрового пристрою фазового автоматичноного підстроювання частоти / А. П. Бондарєв, С. І. Алтунін // Вісник Нац. ун-ту “Львівська політехніка”, серія Радіоелектроніка та телекомунікації. – 2016. – № 849. – С. 83–90.
dc.relation.references5. Контур фазовой автоподстройки частоты и его основные свойства [Електронний ресурс] / – Режим доступу: http://www.dsplib.ru/content/pll/pll.html
dc.relation.referencesen1. Best, R. E., 2003, Phase-locked loops: design, simulation, and applications (professional engineering), 5th ed., McGraw-Hill Companies Inc., New York.
dc.relation.referencesen2. Purkayastha, B. B. & Sarma, K. K., 2015, A Digital Phase Locked Loop based Signal and Symbol Recovery System for Wireless Channel., Springer, New Delhi.
dc.relation.referencesen3. STMicroelectronics, 2015, “Reference manual STM32F405xx/07xx, STM32F415xx/17xx, STM32F42xxx and STM32F43xxx advanced ARM-based 32-bit MCUs”, viewed 27 February 2017, from http://www.st.com/content/ccc/resource/technical/document/reference_manual/3d/6d/5a/66/b4/99/40/d4/DM00031020.pdf/files/DM00031020.pdf/jcr:content/translations/en.DM00031020.pdf.
dc.relation.referencesen4. Bondariev, A. P. & Altunin, S. I., 2016, “Firmware implementation of digital phase-locked loop”, Journal of Lviv Polytechnic National University, Series of Radio Electronics and Telecommunication 849, 83–90.
dc.relation.referencesen5. Теория и практика цифровой обработки сигналов, “ Контур фазовой автоподстройки частоты и его основные свойства”, viewed 27 February 2017, from http://www.dsplib.ru/content/pll/pll.html.
dc.relation.urihttp://www.st.com/content/ccc/resource/technical/
dc.relation.urihttp://www.dsplib.ru/content/pll/pll.html
dc.relation.urihttp://www.st.com/content/ccc/resource/technical/document/reference_manual/3d/6d/5a/66/b4/99/40/d4/DM00031020.pdf/files/DM00031020.pdf/jcr:content/translations/en.DM00031020.pdf
dc.rights.holder©Національний університет “Львівська політехніка”, 2017
dc.rights.holder©Бондарєв А. П., Алтунін С. І., 2017
dc.subjectФАПЧ
dc.subjectчастотна характеристика
dc.subjectпередавальна функція
dc.subjectрезонансна частота
dc.subjectкоефіцієнт вгамівності
dc.subjectPLL
dc.subjectfrequency response
dc.subjecttransfer function
dc.subjectnatural frequency
dc.subjectdamping factor
dc.subject.udc621.372.061
dc.titleДослідження частотної характеристики програмно реалізованого пристрою ФАПЧ
dc.title.alternativeInvestigation of the frequency response characteristic of the software phase-locked loop
dc.typeConference Abstract

Files

Original bundle

Now showing 1 - 2 of 2
Thumbnail Image
Name:
2017n874_Bondariev_A_P-Investigation_of_the_frequency_3-9.pdf
Size:
820.62 KB
Format:
Adobe Portable Document Format
Thumbnail Image
Name:
2017n874_Bondariev_A_P-Investigation_of_the_frequency_3-9__COVER.png
Size:
372.86 KB
Format:
Portable Network Graphics

License bundle

Now showing 1 - 1 of 1
No Thumbnail Available
Name:
license.txt
Size:
2.99 KB
Format:
Plain Text
Description: