Підхід до реалізації на ПЛІС засобами пакета VIVADO C-описів алгоритму стиснення зображень
dc.citation.epage | 31 | |
dc.citation.issue | 881 | |
dc.citation.journalTitle | Вісник Національного університету «Львівська політехніка». Серія: Комп’ютерні системи та мережі | |
dc.citation.spage | 25 | |
dc.contributor.affiliation | Національний університет “Львівська політехніка” | |
dc.contributor.affiliation | Lviv Polytechnic National University | |
dc.contributor.author | Глухов, В. С. | |
dc.contributor.author | Хоміць, В. М. | |
dc.contributor.author | Hlukhov, V. | |
dc.contributor.author | Khomits, V. | |
dc.coverage.placename | Львів | |
dc.date.accessioned | 2018-09-25T08:56:00Z | |
dc.date.available | 2018-09-25T08:56:00Z | |
dc.date.created | 2017-03-28 | |
dc.date.issued | 2017-03-28 | |
dc.description.abstract | Розглянуто особливості побудови пристроїв для стиснення монохромних зображень без втрат методом JPEG-LS на сучасних ПЛІС. Апробовано можливості пакета Vivado (ф. Xilinx) з перетворення опису алгоритму JPEG-LS мовою C на VHDL- описи, придатні для імплементації в ПЛІС. Визначено конструкції мови C, які не можуть оброблятися вказаними засобами, та можливі способи обходу таких конструкцій. | |
dc.description.abstract | The features of devices for monochrome images lossless compression by JPEG-LS method in modern element base are discussed. Capabilities of Vivado package (Xilinx) for JPEG-LS algorithm C to suitable for implementation in FPGAs VHDL-descriptions transformation were tested and described. C language structures, which can not be processed by specified means and possible circumvention of such structures were defined. | |
dc.format.extent | 25-31 | |
dc.format.pages | 7 | |
dc.identifier.citation | Глухов В. С. Підхід до реалізації на ПЛІС засобами пакета VIVADO C-описів алгоритму стиснення зображень / В. С. Глухов, В. М. Хоміць // Вісник Національного університету «Львівська політехніка». Серія: Комп’ютерні системи та мережі. — Львів : Видавництво Львівської політехніки, 2017. — № 881. — С. 25–31. | |
dc.identifier.citationen | Hlukhov V. Approach to implementation on FPGA of data compression algorithm C language descriptions by the means of VIVADO package / V. Hlukhov, V. Khomits // Visnyk Natsionalnoho universytetu "Lvivska politekhnika". Serie: Kompiuterni systemy ta merezhi. — Lviv : Vydavnytstvo Lvivskoi politekhniky, 2017. — No 881. — P. 25–31. | |
dc.identifier.uri | https://ena.lpnu.ua/handle/ntb/42842 | |
dc.language.iso | uk | |
dc.publisher | Видавництво Львівської політехніки | |
dc.relation.ispartof | Вісник Національного університету «Львівська політехніка». Серія: Комп’ютерні системи та мережі, 881, 2017 | |
dc.relation.references | 1. Vajnberger M., Seroussi G., Schapiro G. The Loco-I:nyzka skladnist, zasnovana na konteksti, stysnennja zobrazhen bez vtrat Algorytm // Proc. Konferentsija IEEE Data Compression, Snowbird, schtat Juta, berezen-kviten 1996 roku | |
dc.relation.references | 2. Stranichka posvjaschena opisaniju JPEG-LS kodera, realizovannogo avtorom na jazyke VHDL dlja primenenija v proektah na FPGA. [Elektronnyj resurs]. – Rezhym dostupu:http://jpegls.narod.ru. | |
dc.relation.references | 3. JPEG-LS Encoder Core (Numerically and Near Lossless Compression) Design Specification. 2007 – 2013 ALMA Technologies. | |
dc.relation.references | 4. Laboratoria Hewlett-Packard [Elektronnyj resurs]. – [Veb-sajt]. – Rezhym dostupu: http://www.labs.hp.com/research/info_theory/ loco/locodown.htm | |
dc.relation.references | 5. Gluhov V. S., Homits V. M. Stysnennja zobrazhen bez vtrat metodom jpeg-ls na PLIS // Tretij naukovyj seminar “Kiberfizychni sustemy: dosjagnennja ta vyklyky”. PROGRAMA. Natsionalnyj universytet “Lvivska politehnika”, 13–14 chervnja 2017 r. Lviv, Ukraina. – 26–37 p. | |
dc.relation.references | 6. Hlukhov Valerii, Lukenyuk Adolf, Shenderuk Sergii. Satellite scientific data collection and accumulation system as a basis for cyberphysical systems construction. Advances in Cyber-Physical Systems. Vol. 1. Number 2. Lviv Polytechnic National University. 2016. p. 77–86. | |
dc.relation.references | 7. Vivado Design Suite User Guide: High-Level Synthesis (v2014.1) February 04, 2014. | |
dc.relation.references | 8. Xilinx: All programmable [Elektronnyj resurs] : [Veb-sajt]. – Rezhym dostupu:https://www.xilinx.com/ (data zvernennja 18.05.2017). – Nazva z ekrana. | |
dc.relation.referencesen | 1. Vajnberger M., Seroussi G., Schapiro G. The Loco-I:nyzka skladnist, zasnovana na konteksti, stysnennja zobrazhen bez vtrat Algorytm, Proc. Konferentsija IEEE Data Compression, Snowbird, schtat Juta, berezen-kviten 1996 roku | |
dc.relation.referencesen | 2. Stranichka posvjaschena opisaniju JPEG-LS kodera, realizovannogo avtorom na jazyke VHDL dlja primenenija v proektah na FPGA. [Elektronnyj resurs], Rezhym dostupu:http://jpegls.narod.ru. | |
dc.relation.referencesen | 3. JPEG-LS Encoder Core (Numerically and Near Lossless Compression) Design Specification. 2007 – 2013 ALMA Technologies. | |
dc.relation.referencesen | 4. Laboratoria Hewlett-Packard [Elektronnyj resurs], [Veb-sajt], Rezhym dostupu: http://www.labs.hp.com/research/info_theory/ loco/locodown.htm | |
dc.relation.referencesen | 5. Gluhov V. S., Homits V. M. Stysnennja zobrazhen bez vtrat metodom jpeg-ls na PLIS, Tretij naukovyj seminar "Kiberfizychni sustemy: dosjagnennja ta vyklyky". PROGRAMA. Natsionalnyj universytet "Lvivska politehnika", 13–14 chervnja 2017 r. Lviv, Ukraina, 26–37 p. | |
dc.relation.referencesen | 6. Hlukhov Valerii, Lukenyuk Adolf, Shenderuk Sergii. Satellite scientific data collection and accumulation system as a basis for cyberphysical systems construction. Advances in Cyber-Physical Systems. Vol. 1. Number 2. Lviv Polytechnic National University. 2016. p. 77–86. | |
dc.relation.referencesen | 7. Vivado Design Suite User Guide: High-Level Synthesis (v2014.1) February 04, 2014. | |
dc.relation.referencesen | 8. Xilinx: All programmable [Elektronnyj resurs] : [Veb-sajt], Rezhym dostupu:https://www.xilinx.com/ (data zvernennja 18.05.2017), Nazva z ekrana. | |
dc.relation.uri | http://jpegls.narod.ru | |
dc.relation.uri | http://www.labs.hp.com/research/info_theory/ | |
dc.relation.uri | https://www.xilinx.com/ | |
dc.rights.holder | © Національний університет „Львівська політехніка“, 2017 | |
dc.rights.holder | © Глухов В. С., Хоміць В. М., 2017 | |
dc.subject | стиснення без втрат | |
dc.subject | ПЛІС | |
dc.subject | JPEG-LS | |
dc.subject | програмна реалізація | |
dc.subject | апаратна реалізація | |
dc.subject | lossless compression | |
dc.subject | FPGA | |
dc.subject | JPEG-LS | |
dc.subject | software implementation | |
dc.subject | hardware implementation | |
dc.subject.udc | 004.382 | |
dc.title | Підхід до реалізації на ПЛІС засобами пакета VIVADO C-описів алгоритму стиснення зображень | |
dc.title.alternative | Approach to implementation on FPGA of data compression algorithm C language descriptions by the means of VIVADO package | |
dc.type | Article |
Files
License bundle
1 - 1 of 1